�����������̌������e

�������e�@�@�@�@�@�@�@�@�@�@�@�@�@�@�@�@�@����26�N10��3��

�g���݃V�X�e����V�X�e��LSI�iSoC:�V�X�e���I���`�b�v�j��݌v������啝�Ɍ��コ���邽�߂ɁA�V�X�e���݌v�̎������Z�p��݌v��@�ɂ‚��Č�����i�߂Ă��܂��B

(1) �V�X�e�����x���݌v�Z�p�i�V�X�e���݌v�̎������Z�p�j�̌���

�A���S���Y����V�X�e���d�l�̋L�q����n�[�h�E�F�A��\�t�g�E�F�A��

�A�[�L�e�N�`���𐶐����A���؂���Z�p�̊m����ڎw���܂��B

�@  �����V�~�����[�V����

�E       ���J�^�A�i���O�^�f�W�^���^�\�t�g�E�F�A�����V�~�����[�V����(*)�̍�������@�@

(*) �َ�̃��f�����������ăn�C�u���b�h���f���i���E���j���‚���A�����𕹂��ăV�~�����[�V�������s�����L�쐬�O�ɃV�X�e���̃o�O����_�����o���邱�ƁB

�A  �\�t�g�E�F�A�̕��񉻃A���S���Y��

�E       GPU��p�����������񉉎Z�ɂ�鍂���Ș_����H�V�~�����[�V�������s���B�iSIMD�j

�E       �}���`�R�A�v���Z�b�T��p���ă\�t�g�E�F�A�̕��񉻁i���񏈗��A�p�C�v���C�����j

���s���A�����Ș_����H�V�~�����[�V�������s���B�iMIMD�j

�B�@�A���S���Y���̃n�[�h�E�F�A���iFPGA���j

�E       �Í����A���S���Y���iDES,�@AES�Ȃǁj�̃n�[�h�E�F�A���ɂ�鍂�������s���B

�E       �_���V�~�����[�V�����A���S���Y���̃n�[�h�E�F�A���i�V�~�����[�V�����G���W���Ƃ�΂��j�ɂ�鍂�������s���B

�C�@�_�������Z�p�̌���

�E       �_�������̍����A���S���Y���̌���

(2)�@�}�C�R�����狳�ނ̊J��

�E       FPGA�}�C�R��(8bit)�̎���i���m�叉�̃}�C�R���j

�E       �C���X�g���N�V�����Z�b�g�V�~�����[�^(ISS: Instruction Set Simulator) �̎���

(3)�@�f�[�^�x�[�X����ш�Ï��֘A

�E       ��Ãf�[�^��͂�p�����A���[�g�V�X�e���̌������s���Ă��܂��B

(4)�@���̑�

���܂܂łɁA�ȉ��̌������s���܂����B

�E       �N���X�g�[�N��͋Z�p

�@�@�_���V�~�����[�V������p���ăN���X�g�[�N�̉�́iLSI���̔z���Ԃ̐M�����݊���

���s�����@���Ă��A�N���X�g�[�N��͎�@�Ƃ��Ċm����ڎw���܂��B

�E       ���U�f�[�^�x�[�X�@��×p���U�f�[�^�x�[�X�̍\�z�@�ɂ‚��Č������s���Ă��܂����B

�E�@��Ãf�[�^���

�@�@��K�͂Ȉ�Ãf�[�^�x�[�X���̌����f�[�^����͂��A����Ƃ���ɂ��

�����f�[�^�̕ω��𒊏o�����@�̊m�����s���Ă��܂����B

����ɂ�蓊��̌��ʂ������炩�ɂ��邱�Ƃ��ł���悤�ɂȂ�܂��B

�ȏ�